網(wǎng)絡(luò)通信及邊緣計(jì)算芯片設(shè)計(jì)平臺(tái)CSOC9500,基于蘇州國(guó)芯自主知識(shí)產(chǎn)權(quán)的C*Core 32位高性能信息安全處理器C9500,支持ISA V2.05指令集架構(gòu)(Power Instruction Set Architecture),兼容NXP E500MC核。該平臺(tái)提供用于設(shè)計(jì)多核處理器,多種高速接口,如萬(wàn)兆以太網(wǎng)、PCIE 3.0、USB 3.0、DDR、RapidIO等,提供國(guó)密算法和國(guó)際主流密碼算法IP,集成多種抗攻擊防護(hù)方法,以及常用的通信接口IP?;谠撈脚_(tái)設(shè)計(jì)的安全芯片主要用于工業(yè)控制安全,系統(tǒng)控制,可信計(jì)算等領(lǐng)域。
典型量產(chǎn)應(yīng)用
H2040高性能嵌入式32位處理器采用C9500架構(gòu)的四核PowerPC處理器,包含了網(wǎng)絡(luò)互聯(lián)、電信/數(shù)據(jù)通信和無(wú)線基礎(chǔ)設(shè)施應(yīng)用所需要的高性能數(shù)據(jù)通路接口邏輯、網(wǎng)絡(luò)以及外設(shè)等總線接口。
H2040可用于路由器、交換機(jī)、基站控制器和通用嵌入式計(jì)算中的綜合控制、數(shù)據(jù)通路和應(yīng)用層處理。與多臺(tái)分立器件相比,它的高度集成提供了顯著的性能優(yōu)勢(shì),同時(shí)也大大簡(jiǎn)化了電路板的設(shè)計(jì)。
芯片正常工作頻率在1200MHz,集成GMAC,PCIE,DDR等高速接口。
H2040項(xiàng)目生產(chǎn)工藝采用TSMC28HPC+,工作溫度-40 ~125 ℃。
√ 每核獨(dú)立32-KB L1-cache,32-KB L2-cahce;
√ 每核獨(dú)占128kB二級(jí)緩存;
√ 支持3級(jí)指令:user、supervisor和hypervisor;
√ 獨(dú)立的boot和reset;
√ ROM/SRAM
√ PCIE3/USB3/USB2/
SATA2/SATA3/SRIO2/RapidIO
√ SD/eMMC
√ SPI/I2C/UART/MPIC
√ 4路JobRing進(jìn)行算法調(diào)度
√ 公鑰算法加速引擎
☆ Diffie Hellman/SM2/SM9/ECC/RSA
√ 對(duì)稱算法加速引擎
☆ SM1/SM4/SM6/SSF33/AES/DES/3DES
√ 哈希算法加速引擎
☆ SM3/MD5/HMAC/SHA0/SHA1/
SHA2(224/256/384/512)
√ RSCP可重構(gòu)對(duì)稱算法加速處理器
√ TRNG真隨機(jī)數(shù)發(fā)生器
√ CRC加速器
√ 防側(cè)信道攻擊
√ 可獨(dú)立完成復(fù)雜應(yīng)用流程
√ 高效支持所有主流公鑰算法(RSA/ECC/SM2/SM9)
√ 支持最高4096位模運(yùn)算
√ 支持橢圓曲線1024位運(yùn)算(素域/二元域)
√ 支持Miller-Rabin素?cái)?shù)測(cè)試算法
√ 支持加解密/簽名驗(yàn)證/秘密推導(dǎo)
√ 支持秘鑰生成(DSA/ECDSA/DH/ECDH等)
√ 對(duì)稱算法專用256位指令集
√ 哈弗體系結(jié)構(gòu)
√ 支持絕大多數(shù)非公鑰算法:
☆ 分組密碼算法/流密碼算法/雜湊密碼算法
√ 可獨(dú)立運(yùn)行,或與SEC緊耦合
√ 支持算法程序安全存儲(chǔ)
√ 256位隨機(jī)數(shù)生成
√ 內(nèi)部隨機(jī)數(shù)種子生成
√ 內(nèi)部種子可周期性自動(dòng)更新
√ 可選的獨(dú)立專用隨機(jī)數(shù)控制和訪問(wèn)接口,易于其它模塊的直接調(diào)用
√ 1024個(gè)時(shí)鐘周期生成256bits隨機(jī)數(shù),即每4個(gè)時(shí)鐘生成1bit隨機(jī)數(shù)
√ C*Core 32位超低功耗處理器