H2068高性能嵌入式32位處理器采用C9500架構(gòu)的單核PowerPC處理器,具備千兆以太網(wǎng)接口、PCIE 1.0接口、RapidIO接口、DDR控制器、PCI控制器、以及常用的SPI、UART、I2C接口。包含了網(wǎng)絡(luò)互聯(lián)、電信/數(shù)據(jù)通信和無(wú)線基礎(chǔ)設(shè)施應(yīng)用所需要的高性能數(shù)據(jù)通路接口邏輯、網(wǎng)絡(luò)以及外設(shè)等總線接口。
該芯片可用于路由器、交換機(jī)、基站控制器和通用嵌入式計(jì)算中的綜合控制、數(shù)據(jù)通路和應(yīng)用層處理。與多臺(tái)分立器件相比,它的高度集成提供了顯著的性能優(yōu)勢(shì),同時(shí)也大大簡(jiǎn)化了電路板的設(shè)計(jì)。
H2068對(duì)標(biāo)芯片為NXP MPC8568。
H2068芯片設(shè)計(jì)、生產(chǎn)加工和封裝測(cè)試全部實(shí)現(xiàn)國(guó)產(chǎn)化。
芯片框圖
H2068芯片以C9500處理為核心,算法安全引擎為實(shí)現(xiàn)各種密碼算法的協(xié)處理器,外加必要的RAM等資源,以及相應(yīng)的安全防護(hù)機(jī)制,輔以USB、RapidIO、PCIE等各種外設(shè)接口。芯片組成如下圖:
★ C9500內(nèi)核:兼容NXP PowerPC e500MC核
★ 存儲(chǔ)資源:512KB SRAM
★ DDR/DDR2控制器:支持DDR1/DDR2類型的存儲(chǔ)器
★ CoreNet一致性結(jié)構(gòu)(CCF):支持Power架構(gòu)一致性操作;支持調(diào)試
★ eLBC總線控制器:包含8個(gè)memory banks
★ SEC引擎:支持算法自動(dòng)硬件調(diào)度;支持AES、RSA、ECC等國(guó)際標(biāo)準(zhǔn)密碼算法;支持SM2、SM3、SM4等國(guó)密算法
★ PCI/PCIX接口:支持標(biāo)準(zhǔn)的PCI/PCIX接口
★ PCIE 1.0接口:集成1路
★ Serial RapidIO 1.2:集成1路
★ 千兆以太網(wǎng)控制器:集成4路GMII接口
★ SPI接口:1路
★ UART接口:2路
★ I2C接口:4路
★ GPIO:32路
★ 芯片調(diào)試:支持JTAG調(diào)試接口,供軟件調(diào)試;
★ QUICC引擎:有32位RISC處理器;支持TDM、HDLC和UART
★ 封裝形式:BGA783
★ 溫度范圍:工作溫度-55℃~125℃;存儲(chǔ)溫度-65℃~150℃
相關(guān)產(chǎn)品推薦閱讀